Тип: Clock Generator (RF), PLL: Yes, Вхідні дані: CMOS, TTL, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
Тип: Frequency Synthesizer, PLL: Yes, Вхідні дані: CMOS, TTL, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
Тип: Clock/Frequency Synthesizer (RF), PLL: Yes, Вхідні дані: CMOS, TTL, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
Тип: Fractional N Synthesizer (RF), PLL: Yes, Вхідні дані: CMOS, TTL, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
PLL: No, Вхідні дані: Clock, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:2,
Тип: Clock/Frequency Synthesizer, PLL: Yes, Вхідні дані: CMOS, ECL, PECL, TTL, Вихідні дані: ECL, PECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
Тип: Clock/Frequency Synthesizer (RF), Phase Detector, PLL: Yes with Bypass, Вхідні дані: CMOS, TTL, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
Тип: Clock/Frequency Synthesizer (RF/IF), PLL: Yes, Вхідні дані: CMOS, TTL, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 3:1,
Тип: Clock Generator, PLL: Yes, Вхідні дані: Crystal, Вихідні дані: CMOS, LVDS, LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:2,
Тип: Digital Phase/Frequency Discriminator, PLL: Yes, Вхідні дані: CMOS, ECL, TTL, Вихідні дані: CMOS, ECL, TTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:1,
PLL: Yes, Вхідні дані: Clock, Вихідні дані: CML, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:4,
Тип: Fanout Distribution, Fractional N, Integer N, Clock/Frequency Synthesizer (RF), PLL: Yes, Вхідні дані: Clock, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:2,
Тип: Fanout Distribution, Fractional N, Integer N, Clock/Frequency Synthesizer (RF), PLL: Yes, Вхідні дані: Clock, Вихідні дані: Clock, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:3,
Тип: Clock Synchronizer, PLL: Yes, Вхідні дані: Differential or Single-Ended, Вихідні дані: CML, HCSL, LVDS or Single-Ended, Кількість ланцюгів: 2, Співвідношення - вхід: вихід: 2:6,