Тип: Clock Generator, PLL: No, Вхідні дані: CML, LVPECL, SSTL, Вихідні дані: LVCMOS, LVTTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:10,
Тип: Clock Multiplier, Zero Delay Buffer, PLL: Yes with Bypass, Вхідні дані: LVCMOS, LVTTL, Вихідні дані: LVCMOS, LVTTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:8,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: LVCMOS, LVTTL, Crystal, Вихідні дані: LVCMOS, LVTTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:16,
Тип: Clock Multiplier, PLL: Yes with Bypass, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVDS, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 3:2,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVDS, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:5,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVDS, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:1,
Тип: Clock Generator, PLL: No, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVDS, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:1,
Тип: Zero Delay, Multiplier, Divider, PLL: Yes with Bypass, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:6,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: CML, LVPECL, SSTL, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:13,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: HCSL, LVCMOS, LVDS, LVHSTL, LVPECL, LVTTL, SSTL, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:14,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:2,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: Crystal, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:14,
Тип: Clock Generator, PLL: No, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:4,
Тип: Clock Generator, PLL: No, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: ECL, LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:1,
Тип: Clock Generator, PLL: No, Вхідні дані: CML, LVDS, LVPECL, SSTL, Вихідні дані: LVPECL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:15,
Тип: Clock Generator, PLL: Yes with Bypass, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: HSTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:1,
Тип: Clock Generator, PLL: No, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: HCSL, LVCMOS, LVTTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:9,
Тип: Clock Generator, PLL: No, Вхідні дані: HCSL, LVDS, LVHSTL, LVPECL, SSTL, Вихідні дані: HCSL, LVCMOS, LVTTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:7,
Тип: Clock Generator, Fanout Distribution, Multiplexer, PLL: No, Вхідні дані: LVCMOS, LVTTL, Вихідні дані: LVCMOS, LVTTL, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:20,
Тип: Clock Generator, Fanout Distribution, Multiplexer, PLL: No, Вхідні дані: LVCMOS, LVTTL, Вихідні дані: LVCMOS, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 1:20,
Тип: Fanout Distribution, Jitter Attenuator, Multiplexer, Zero Delay Buffer, PLL: Yes with Bypass, Вхідні дані: CML, LVDS, LVPECL, SSTL, Вихідні дані: LVDS, Кількість ланцюгів: 1, Співвідношення - вхід: вихід: 2:4,